您好,欢迎来到三六零分类信息网!老站,搜索引擎当天收录,欢迎发信息

SOI CMOS结构和工艺

2025/9/4 7:09:02发布35次查看
常规的cmos结构中,电源与地之间存在寄生的pnpn即scr结构。当scr被触发时,电源到地之间存在低阻通道,引起较大电流,破坏电路工作甚至烧毁电路,这就是闩锁效应 (latch-up)。为避免闩锁效应,早期采用sos (silicon on sapphire) 技术制作cmos电路,即在蓝宝石绝缘衬底上外延硅,之后制作器件,这就有效的避免mos管的源、漏区和衬底之间形成pn结。但是,蓝宝石价格昂贵,无法普及;蓝宝石和硅晶格不匹配,影响外延硅的质量。故研究采用sio2代替的蓝宝石的可能性势在必行,即soi (silicon on insulator)。20世纪80年代中期,注氧隔离和硅片键合等技术逐渐成熟,促使大面积的soi硅片商用成为现实。20世纪90年代后,薄膜全耗尽 (full depletion,fd) soi cmos的研究越来越受到重视,因为fd soi cmos不仅可以消除闩锁效应,而且较大的减小寄生电容,有利于提高速度。同时也便于实现浅结,有利于抑制短沟道效应。fdsoi器件具有很好的按比例缩小的性质,较适合于深亚微米cmos技术的发展需求。
1. soi cmos结构
图1揭示了soi cmos的结构特点。器件的有源区和硅衬底之间有一层较厚的sio2,这层氧化层称为埋氧化层,是在制作soi材料是形成的。
图1 soi cmos基本结构用soi材料制作的mos晶体管和体硅mos晶体管在结构上和性能上都有差别。体硅mos晶体管的体区和衬底连通,通过衬底引出mos管的体区;而soi mosfet的体区和衬底隔离,一般体区没有引出,体电位是浮空的,从而引会起浮体效应。为避免浮体效应可专门设计体区的引出端,把体区接固定电位。soi材料的衬底电位不是soi mosfet的体电位。由于衬底和沟道之间是埋氧化层,衬底相对沟道区也相当于一个mos结构,因此一般把soi mosfet的衬底叫做背栅。严格来说,soi mosfet是五端器件:栅、源、漏、体和衬底五端,如图2。
图2 soi mosfet的五端soi mosfet的性能与**层硅膜厚度有关。如果硅膜厚度 ( 是硅表面达到强反型时的较大耗尽厚度),这种器件中正栅和背栅在硅膜中形成的耗尽层不会连通,中间还存在中性的体硅区,因此背栅对mosfet性能基本没有影响,这种soi mosfet叫做膜厚器件。膜厚器件的特性和体硅mos器件基本相同,只是存在浮体效应。目前soi cmos中采用的主要是薄膜器件,即 。这种情况在栅电压的作用下可以使**层硅膜全部耗尽,因此叫做薄膜全耗尽 (fd) soi mosfet。图3比较了体硅mosfet、厚膜和薄膜soi mos器件的能带图,所有mos都处于开启状态。从图中可以看出,体硅mosfet中不存在背栅,厚膜soi mosfet中背栅基本不影响正栅的作用,而在薄膜soi mosfet中有较强的正、背栅耦合作用,因此器件性能同时受正、背栅电压影响,而且受硅膜厚度影响。薄膜soi mosfet可以通过减薄硅膜厚度抑制短沟道效应,获得接近理想的亚阈值斜率。另外,对于硅膜很薄的器件,可以使整个硅膜内全部反型、使载流子迁移率增大,提高器件的跨导。当mos器件尺寸缩小到深亚微米甚至较小时,薄膜soi mosfet的这些优越性较具吸引力。
图3 体硅mosfet、厚膜和薄膜soi mosfet器件能带图2.soi cmos基本工艺
目前形成soi材料的主要三种技术。
2.1.注氧隔离技术 (separation by implanted oxygen,简称simox)
simox soi材料是通过高能量、大剂量注氧在硅中形成埋氧化层。通常要求o+的剂量在1.8×1018cm-2左右,远**一般集成电路加工过程中的离子注入剂量。采用高能量 (~200kev) 注入,使氧离子注入到硅片表面下一定深度。离子注入后经过高温退火,在硅片中形成一层埋置的二氧化硅。埋氧化层把原始硅片分成两部分,上面的薄层硅用来做器件,下面是硅衬底。图4说明了simox soi材料的形成原理。由于高能量注入会对硅片造成损伤,因此用来做器件的**层硅膜的质量不如体硅材料。
图4 simox soi材料的形成原理2.2.键合减薄技术 (bonding etch-back,简称be)
把两个生长了氧化层的硅片键合在一起,两个氧化层通过键合粘在一起成为埋氧化层。然后将其中一个硅片腐蚀抛光减薄,成为做器件的薄硅片作为支撑的衬底,如图5所示。这种技术与simox技术相比,**层硅膜的质量较好些,但是不易形成很薄的硅膜。此外,如果硅片面积很大,键合时氧化层之间容易出现空洞。
图5 键合减薄技术形成soi材料2.3.智能剥离技术 (s ** rt cut)
智能剥离技术于1995年发展起来,主要是解决了如何用键合技术形成薄膜soi材料。
先在硅片a表面形成一定厚度的氧化层(即soi材料中的埋氧层),如图6a所示。然后在硅片中注入氢离子,在注入处形成微空腔。注入的深度决定剥离后的soi材料**层硅膜的厚度,如图6b所示。把硅片a和一个支撑硅片b进行键合,如图6c所示。键合的硅片**行低温退火,注氢处微空腔内产生内部压强而发泡,使硅片在此处剥离,如图6d所示。然后进行高温退火,增加键合强度,并恢复由于注氢在**层硅膜引起的损伤。最后再经过cmp抛光使表面平整,如图6e所示。利用智能剥离技术可以形成高质量的薄硅膜soi材料。
图6 智能剥离技术形成soi材料原理形成soi材料后,在上面制作cmos器件,该工艺和体硅cmos基本相同。由图1的soi cmos剖面结构可以看出用soi材料制作的cmos电路*制作阱,这使它的工艺过程比体硅cmos简化,且节省面积提高集成度。
soi cmos可以和体硅cmos一样采用locos隔离技术,但*场区注入。因为场氧化层和soi材料本身的埋氧层连通,使器件之间完全隔离,不存在场区寄生mos晶体管的问题。对薄硅膜的soi cmos,需要的场氧化层厚度相应减小,从而减小locos工艺产生的鸟嘴对有源区的侵蚀。locos隔离以后的工序和体硅cmos相同 (参考:范先生:cmos集成电路的基本制造工艺——以0.18 μm 反相器为例)。对soi cmos还可以采用台面隔离技术,这种工艺较加简化,只要通过一次光刻刻蚀出硅岛 (即每个器件的有源区),不需要任何其他隔离工序。暴露的硅岛侧壁在后续加工中被氧化层覆盖。图7是基于台面隔离的soi cmos基本工艺流程。
图7 基于台面隔离的soi cmos的基本工艺流程3.soi cmos的优越性
在soi cmos中,每个器件都被氧化层包围,完全与周围器件隔离,从根本上消除闩锁效应。由于不存在源、漏区和衬底形成的pn结,减少了mos晶体管的寄生电容。同时埋氧层也增加了互连线和衬底之间的绝缘层厚度,较大减小了互连线的寄生电容。0.6μm工艺的soi cmos和体硅cmos的寄生电容差异由下表1所示。减小电容有利于提高电路的速度,降低电路的功耗。有源区和衬底的隔离减少了α粒子的影响,使soi cmos电路有较强的抗软失效能力。此外,soi mosfet较大减小了源、漏区pn结面积,从而减小了pn结泄放电流。soi mosfet的这些优良性能使soi cmos电路较适合在航天、航空以及高温等恶劣环境下工作。
表1 soi cmos和体硅cmos的寄生电容比较采用soi技术还可以实现三维立体集成,如图8所示。这种多层有源区的三维立体结构为提高集成电路的集成密度提高了新的途径。采用三维立体结构还可以使电路模块之间通过垂直路径直接连接,有利于减少互连线的长度,从而减小延迟、降低功耗、提高电路性能。
图8 soi技术实现三维立体集成近年来,在常规soi mosfet基础上发展了很多适合于纳米cmos的新型器件结构,如son (silicon on nothing) 或soa (silicon on anything) 器件,双栅soi mosfet,硅台垂直沟道mosfet等。soi cmos技术有广阔的发展前景。目前soi cmos工艺技术还无法取代体硅cmos技术,主要是因为soi cmos工艺没有体硅cmos工艺成熟,soi材料的硅膜质量还不如体硅材料,另外soi cmos的成本比体硅cmos高。随着soi cmos工艺的不断成熟,硅膜质量的进一步改善,soi技术将会得到越来越多广泛的应用。soi cmos具有高密度、高速度、低功耗和高可靠性等优点,将成为21世纪vlsi的主流技术之一。
深圳海木芯科技有限公司专注于imx385,imx290,imx990,imx991,imx335,imx253,lmx183,lmx264,aabj-c,aaba-c等, 欢迎致电 13760268219
该用户其它信息

VIP推荐

免费发布信息,免费发布B2B信息网站平台 - 三六零分类信息网 沪ICP备09012988号-2
企业名录 Product