一般情况下,c通常为每平方厘米几个皮法。在lcd驱动波形的频率较高时,c的容抗变小,电流将增加,这会使ic驱动波形的幅值被拉低,造成液晶分子不能在驱动电压的作用下很好地“立起或“倒下,使得它对光线的调制能力减弱而使对比度变差。在频率不变的前提下,要减小c值使回路阻抗增大,以降低lcd自身功耗对ic驱动能力的影响。根据平板电容器的电容公式:c=s/4πkd(c是介电常数;s是平行板的正对面积;k是静电系恒量;π是常数)
电容的大小,主要受两方面的影响,一是象素点的面积s;二是上下两片玻璃ito之间的距离d。由于象素点的大小已经由客户确定,不能改变,要减小c值只能在d上考虑,但由于生产工艺的原因,d的可调范围很小,一般只有几个微米。因此c调整将非常有限。那么剩下的两个参数中的r2,其阻值的大小主要是由液晶纯度决定的。液晶越纯,其中的自由离子就越少,等效直流电阻就会越大,因此在lcd的生产中注意环境的净化程度,保证各环节不会受到污染,从而保证液晶的纯度,使r2最大。至于r1,对于设计人员来说,要在设计过程尽量减小r1却是相对容易的,这也是所讨论的这几个参数中最容易调节和有效的。
描述ito电阻的一个主要参数是方块电阻r□。r□是ito玻璃生产商提供的一个参数,小到十几欧姆,大到一百几十欧姆。其大小与ito材质的电阻率和ito膜的厚度有关。在r□一定的条件下,一段ito走线电阻的大小是由走线长度和线宽决定的。一段长为l,宽为d的ito走线的电阻计算方法为,r=h(l/d)r□。
从电阻的计算公式可以看出,在r□一定的前提下,要减小走线电阻r1,只能缩短ito的走线长度l和增加ito走线的宽度d。在设计lcd的布线时,应格外注意这一点,以使整段ito走线的电阻尽量小,这在cog(chip on glass)类液晶显示模块产品的设计中至关重要。
另外,在缩短走线长度l和增加线宽d的同时,应注意整个屏上ito走线的电阻分布情况。一般来说,l比较大的,相应地d也要大,对于每一条ito走线都要保证公式中l/d是一个基本不变的量,从而使r分布的尽量均匀,这也有助于改善整个lcd液晶显示屏的对比度。