输出高电平voh≈vo(a)=3.6v
输出低电平vol=vces=0.2v
输入低电平vil=vi(b)=0.4v
输入高电平vih=vi(d)=1.2v
由于不同类型ttl器件,其vi-vo特性各不相同,因而其输入和输出高、低电平也各异。
2.噪声容限
噪声容限表示门电路的抗干扰能力。二值数字逻辑电路的优点在于它的输入信号允许一定容差。反相器的传输特性中的输入、输出高、低电平绘制成图1所示,由此图可知,高电平(逻辑1)所对应的电压范围(vih~voh)和低电平(逻辑0)所对应的电压范围(vol~vil)分别称之为高、低电平的噪声容限,用符号vnh和vnl表示:
vnh=voh-vih
vnl=vil-vol
图1噪声容限的图解
3.扇入与扇出数
(1)扇入数:ttl门电路的输入端的个数,例如一个3输入端的与非门,其扇入数ni=3。
(2)扇出数:以ttl与非门带同类门作为负载时来讨论,有两种情况,一种情况是负载电流从外电路流入与非门,称为灌电流负载;另一种是负载电流从与非门流向外电路,称为拉电流负载。
①灌电流工作情况
图2与非门的带负载能力(a)灌电流负载(b)拉电流负载
图2(a)表示ttl与非门的灌电流负载的情况。图中左边为驱动门,右边为负载门,当驱动门的输出端为逻辑0(低电平vol)时,负载门由电源vcc通过rb1、t1的发射结和输入端有电流iil灌入驱动门的t3集电极,这就是灌电流负载。当负载门的个数增加时,总的灌电流iil将增加,同时也将引起输出低电平vol的升高。因为,ttl门电路的标准输出低电平vol=0.4v,这就限制了负载门的个数。在输出为低电平的情况下,所能驱动的同类门的个数由下式决定:
②拉电流工作情况
当驱动门的输出为高电平时,将有电流iih从驱动门拉出而流至负载门。当负载门的个数增多时,必将引起输出高电平的降低,但不得低于标准高电平的低限值vih=2v。这样,输出为高电平时的扇出数可表示如下:
通常基本的ttl门电路,其扇出数约为10,而性能更好的门电路的扇出数最高可达30~50。
4. 传输延迟时间
传输延迟时间是表示门电路开关速度的参数,它表示门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长的时间。
5. 功耗
功耗包括静态功耗和动态功耗。所谓静态功耗指的是当电路没有状态转换时的功耗,即与非门空载时电源总电流icc与电源电压vcc的乘积。输出为低电平时的功耗称为空载导通功耗pon;输出为高电平时的功耗称为截止功耗poof,pon总比poof大。动态功耗只发生在状态转换的瞬间,或者电路中有电容性负载时,例如ttl门电路约有5pf的输入电容,由于电容的充、放电过程,将增加电路的损耗。
6. 延时—功耗积
理想的数字电路或系统,要求它既具有高速度,同时功耗又低。在工程实践中,要实现这种理想情况是较难的。高速数字电路往往需要付出较大的功耗为代价。一种综合性的指标叫做延时—功耗积,用符号dp表示,单位为焦耳,即
dp=tpdpd
式中tpd=(tplh+tphl)/2,pd为门电路的功耗,一个逻辑门器件的dp值愈小,表明它的特性愈接近于理想情况。
